AMD EPYC™ 7002 Server Prozessor
Technische Daten
| Codename: | Rome |
|---|---|
| Socket: | Socket SP3 |
| Multi-Core-CPU: | Octa-Core, Multi-Core |
| CPU-Core | Rome (1 CCD), Rome (2 CCD), Rome (4 CCD), Rome (6 CCD), Rome (8 CCD) |
| Protokoll: | PCIe 4.0 |
| FSB-Takt: | 100 MHz |
| Standard-Takt: | 2000 - 3700 MHz |
| Turbo-Takt: | 3200 - 3900 MHz |
| L1-Cache Instr.: | 8 - 64 x 32 kB |
| L1-Cache Daten: | 8 - 64 x 32 kB |
| L2-Cache: | 8 - 64 x 512 kB |
| L3-Cache: | 32768 - 262144 kB |
| Transistoren: | 12240 - 39540 Mio. |
| Core-Fläche: | 490 - 1008 mm˛ |
| Fertigung: | 7 nm |
| Leistungsaufnahme: | 120 - 280 Watt |
| Speicherbandbreite: | 512 Bit Octo-Channel |
| Speichercontroller: | DDR SD-RAM DDR4 3200 |
| Befehlssätze: | MMX, SSE1 - 4.2, AES, AVX, AVX2, BMI, BMI1+ BMI2, F16C, FMA3, SHA, AMD64, SMT, Precision Boost 2, AMD-V, EVP, SEV, SMAP, SME, SMEP |

AMD EPYC Vorderseite DIE Rendering

AMD EPYC Socket Rendering